全球球精选!L波段频率源怎么设计的?设计原理是什么?


(资料图)

提起L波段频率源设计大家在熟悉不过了,被越来越多的人所熟知,那你知道L波段频率源设计吗?快和小编一起去了解一下吧!

0 引言 频率合成器是以一个高精确度和高稳定的石英晶体振荡器为基准参考频率,通过加、减、乘、除四则运算,获得与石英晶体振荡器同样精确度和稳定度的频率源。本文利用频率合成技术实现频率倍频,输出L波段点频源。 利用非线性电路产生高次谐波或者利用频率控制电路都可以构成倍频器。也可以由锁相倍频电路实现,该电路是一个闭环频率反馈系统,它主要由鉴相器、环路滤波器、压控振荡器和累加计数器构成,本设计采用这种方案。 目前出现了众多单片集成频率合成芯片,如美国QualComm公司的Q3236等,这种带有前置分频器和多个计数器的芯片,给锁相环电路的设计带来了极大的方便,为实现电路的小型化提供了可能。下面对总体方案设计,Q3236芯片的功能,电路和环路滤波器设计逐一讨论。1 方案设计 本设计采用对晶体振荡器输出的参考信号,直接锁相倍频获得高频信号,再将高频信号放大到设计要求的方案。利用的是锁相频率合成技术,属于间接频率合成。整个倍频源基本由锁相倍频电路、放大和滤波电路组成,最重要的是锁相倍频电路。 锁相倍频电路利用锁相技术实现频率合成,锁相环(PLL)是其中的重要组成部分,实质上是一个相位负反馈自动控制系统。基本由鉴相器(PD)、环路滤波器(LF)、压控振荡器(VCO)三部分组成。鉴相器用于比较两个输入信号相位,产生对应于两个信号瞬时相差的误差电压;环路滤波器具有低通作用,把鉴相器输出的误差电压滤波,滤除高频成分和噪声,以保证环路所要求的性能,提高系统稳定性;压控振荡器受误差电压控制,使得VCO的输出频率向参考频率靠近,直到消除频差而锁定。倍频源框图如图1所示。

设计采用QualComm公司的高性能数字锁相环芯片Q3236,其内部集成有分频器、鉴相器和计数器。鉴相器在7 MHz频率上进行鉴相,可以提高鉴相灵敏度、缩短跳频时间。2 硬件电路设计2.1 锁相环的选择与使用 QualComm公司的Q3236是一种可在高达2 GHz频段工作的分频次数可编程的数字锁相环芯片,在正常工作状态下其功耗小于0.6 W,工作电压为5 V。其鉴相频率可达到100 MHz,本设计鉴相器工作在7 MHz,可应用于此项设计中。 Q3236主要电路性能为: (1)双模前置分频器(10分频或11分频); (2)9位M和4位A吞脉冲计数器,6位R参考分频器; (3)100 MHz数字鉴频/鉴相器,鉴相灵敏度为320 mV/rad; (4)单电源+5 V供电,功耗小于0.6 W; (5)具有宽的输入灵敏度范围,从-10~+3.5 dBm。 Q3236数字处理器接口有三种工作模式:直接并行输入模式、串行总线模式和8位总线模式。因为设计的是输出固定频率的倍频源,不用跳频,于是采用直接并行输入模式,可以简化设计。设置‘HIGH’,Q3036="LOW",6位R参考分频器的R4,R5不用,9位M计数器的M7,M5不用,R分频器和M计数器直接由外部输入。 Q3236可提供的程序分频器分频比:对直接并行模式,当小于300 MHz时,为2~128;当小于2 GHz,为90~1 295。对外接的晶振,可提供的参考分频比为:直接并行模式1~16。 Q3236有加前置分频器和非预分频两种工作状态。工作在非预分频状态时VCO输出频率最高可达300 MHz,在前置分频器状态时VCO输出频率最高可达2.0 GHz。因为频率源输出1372 MHz,所以设计采用前置分频器、直接并行输入模式。参考分频器分频比编程只使用R0~R3位。 Fref/FPD=R+1;即35 MHz/7 MHz=5,对参考输入信号35 MHz进行5分频,所以R=4。R0,R1=“Low”,R2=“High”,R3=“Low”。压控振荡器输出的高频信号1 372 MHz利用M和A计数器进行N分频,N=Fvco/FPD=10*(M+1)+A,A≤M+1,M≠0。 Q3236具体电路图如图2所示。

关键词: